用于高速高精度模數(shù)轉(zhuǎn)換器的16 Gb/s串行接口發(fā)射機(jī)電路
西安交通大學(xué)學(xué)報(bào)
頁數(shù): 10 2024-05-17
摘要: 針對高速高精度模數(shù)轉(zhuǎn)換器(ADC)中的高速串行接口(SerDes)發(fā)射機(jī)電路面臨的信道損耗、噪聲、串?dāng)_、工藝波動等非理想因素,提出了一種符合傳輸接口JESD204B協(xié)議要求的高速串行發(fā)射機(jī)電路結(jié)構(gòu),綜合使用匹配阻抗校準(zhǔn)、前饋均衡(FFE)和T-coil等技術(shù)來改善數(shù)據(jù)傳輸質(zhì)量。對于現(xiàn)有半速率發(fā)射機(jī)結(jié)構(gòu)對時鐘占空比較為敏感的問題,設(shè)計(jì)了時鐘占空比校準(zhǔn)電路來穩(wěn)定輸出時鐘的占空比。另... (共10頁)