80 Gbit/s PAM4光接收機(jī)低噪聲模擬前端電路設(shè)計(jì)
微電子學(xué)
頁數(shù): 6 2024-04-20
摘要: 采用UMC 28 nm CMOS工藝,設(shè)計(jì)了一款應(yīng)用于光接收機(jī)、工作在80 Gbit/s PAM4的低噪聲模擬前端電路(AFE)。對噪聲和帶寬進(jìn)行折中設(shè)計(jì),采用了跨阻放大器(TIA)級聯(lián)連續(xù)時(shí)間線性均衡器(CTLE)技術(shù)和輸入電感峰化技術(shù)。為了更好地控制低頻增益,進(jìn)一步拓展帶寬,采用了跨導(dǎo)跨阻(g_m-TIA)結(jié)構(gòu)的VGA。在輸入電容100 fF和供電電壓1.2 V下,實(shí)現(xiàn)的跨...